LDj3SNuD dc0adb533d PPTC & Pool Enhancements. (#1968) před 5 roky
..
Aarch32Mode.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
ExecutionContext.cs cf6cd71488 IPC refactor part 2: Use ReplyAndReceive on HLE services and remove special handling from kernel (#1458) před 5 roky
ExecutionMode.cs dc0adb533d PPTC & Pool Enhancements. (#1968) před 5 roky
FPCR.cs e36e97c64d CPU: This PR fixes Fpscr, among other things. (#1433) před 5 roky
FPException.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
FPRoundingMode.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
FPSR.cs e36e97c64d CPU: This PR fixes Fpscr, among other things. (#1433) před 5 roky
FPState.cs e36e97c64d CPU: This PR fixes Fpscr, among other things. (#1433) před 5 roky
FPType.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
InstExceptionEventArgs.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
InstUndefinedEventArgs.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
NativeContext.cs 9878fc2d3c Implement inline memory load/store exclusive and ordered (#1413) před 5 roky
PState.cs e36e97c64d CPU: This PR fixes Fpscr, among other things. (#1433) před 5 roky
RegisterAlias.cs b1b6f294f2 Add most of the A32 instruction set to ARMeilleure (#897) před 6 roky
RegisterConsts.cs b1b6f294f2 Add most of the A32 instruction set to ARMeilleure (#897) před 6 roky
V128.cs 430ba6da65 CPU (A64): Add Pmull_V Inst. with Clmul fast path for the "1/2D -> 1Q" variant & Sse fast path and slow path for both the "8/16B -> 8H" and "1/2D -> 1Q" variants; with Test. (#1817) před 5 roky