AInstEmitSimdLogical.cs 3.7 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139
  1. using ChocolArm64.Decoder;
  2. using ChocolArm64.State;
  3. using ChocolArm64.Translation;
  4. using System.Reflection.Emit;
  5. using static ChocolArm64.Instruction.AInstEmitSimdHelper;
  6. namespace ChocolArm64.Instruction
  7. {
  8. static partial class AInstEmit
  9. {
  10. public static void And_V(AILEmitterCtx Context)
  11. {
  12. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.And));
  13. }
  14. public static void Bic_V(AILEmitterCtx Context)
  15. {
  16. EmitVectorBinaryOpZx(Context, () =>
  17. {
  18. Context.Emit(OpCodes.Not);
  19. Context.Emit(OpCodes.And);
  20. });
  21. }
  22. public static void Bic_Vi(AILEmitterCtx Context)
  23. {
  24. EmitVectorImmBinaryOp(Context, () =>
  25. {
  26. Context.Emit(OpCodes.Not);
  27. Context.Emit(OpCodes.And);
  28. });
  29. }
  30. public static void Bif_V(AILEmitterCtx Context)
  31. {
  32. EmitBitBif(Context, true);
  33. }
  34. public static void Bit_V(AILEmitterCtx Context)
  35. {
  36. EmitBitBif(Context, false);
  37. }
  38. public static void EmitBitBif(AILEmitterCtx Context, bool NotRm)
  39. {
  40. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  41. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  42. for (int Index = 0; Index < (Bytes >> Op.Size); Index++)
  43. {
  44. EmitVectorExtractZx(Context, Op.Rd, Index, Op.Size);
  45. EmitVectorExtractZx(Context, Op.Rn, Index, Op.Size);
  46. Context.Emit(OpCodes.Xor);
  47. EmitVectorExtractZx(Context, Op.Rm, Index, Op.Size);
  48. if (NotRm)
  49. {
  50. Context.Emit(OpCodes.Not);
  51. }
  52. Context.Emit(OpCodes.And);
  53. EmitVectorExtractZx(Context, Op.Rd, Index, Op.Size);
  54. Context.Emit(OpCodes.Xor);
  55. EmitVectorInsert(Context, Op.Rd, Index, Op.Size);
  56. }
  57. if (Op.RegisterSize == ARegisterSize.SIMD64)
  58. {
  59. EmitVectorZeroUpper(Context, Op.Rd);
  60. }
  61. }
  62. public static void Bsl_V(AILEmitterCtx Context)
  63. {
  64. EmitVectorTernaryOpZx(Context, () =>
  65. {
  66. Context.EmitSttmp();
  67. Context.EmitLdtmp();
  68. Context.Emit(OpCodes.Xor);
  69. Context.Emit(OpCodes.And);
  70. Context.EmitLdtmp();
  71. Context.Emit(OpCodes.Xor);
  72. });
  73. }
  74. public static void Eor_V(AILEmitterCtx Context)
  75. {
  76. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Xor));
  77. }
  78. public static void Not_V(AILEmitterCtx Context)
  79. {
  80. EmitVectorUnaryOpZx(Context, () => Context.Emit(OpCodes.Not));
  81. }
  82. public static void Orr_V(AILEmitterCtx Context)
  83. {
  84. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Or));
  85. }
  86. public static void Orr_Vi(AILEmitterCtx Context)
  87. {
  88. EmitVectorImmBinaryOp(Context, () => Context.Emit(OpCodes.Or));
  89. }
  90. public static void Rev64_V(AILEmitterCtx Context)
  91. {
  92. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  93. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  94. int Elems = Bytes >> Op.Size;
  95. int RevIndex = Elems - 1;
  96. for (int Index = 0; Index < (Bytes >> Op.Size); Index++)
  97. {
  98. EmitVectorExtractZx(Context, Op.Rn, RevIndex--, Op.Size);
  99. EmitVectorInsert(Context, Op.Rd, Index, Op.Size);
  100. }
  101. if (Op.RegisterSize == ARegisterSize.SIMD64)
  102. {
  103. EmitVectorZeroUpper(Context, Op.Rd);
  104. }
  105. }
  106. }
  107. }