AInstEmitSimdLogical.cs 4.5 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170
  1. using ChocolArm64.Decoder;
  2. using ChocolArm64.State;
  3. using ChocolArm64.Translation;
  4. using System.Reflection.Emit;
  5. using System.Runtime.Intrinsics.X86;
  6. using static ChocolArm64.Instruction.AInstEmitSimdHelper;
  7. namespace ChocolArm64.Instruction
  8. {
  9. static partial class AInstEmit
  10. {
  11. public static void And_V(AILEmitterCtx Context)
  12. {
  13. if (AOptimizations.UseSse2)
  14. {
  15. EmitSse2Call(Context, nameof(Sse2.And));
  16. }
  17. else
  18. {
  19. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.And));
  20. }
  21. }
  22. public static void Bic_V(AILEmitterCtx Context)
  23. {
  24. EmitVectorBinaryOpZx(Context, () =>
  25. {
  26. Context.Emit(OpCodes.Not);
  27. Context.Emit(OpCodes.And);
  28. });
  29. }
  30. public static void Bic_Vi(AILEmitterCtx Context)
  31. {
  32. EmitVectorImmBinaryOp(Context, () =>
  33. {
  34. Context.Emit(OpCodes.Not);
  35. Context.Emit(OpCodes.And);
  36. });
  37. }
  38. public static void Bif_V(AILEmitterCtx Context)
  39. {
  40. EmitBitBif(Context, true);
  41. }
  42. public static void Bit_V(AILEmitterCtx Context)
  43. {
  44. EmitBitBif(Context, false);
  45. }
  46. private static void EmitBitBif(AILEmitterCtx Context, bool NotRm)
  47. {
  48. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  49. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  50. for (int Index = 0; Index < (Bytes >> Op.Size); Index++)
  51. {
  52. EmitVectorExtractZx(Context, Op.Rd, Index, Op.Size);
  53. EmitVectorExtractZx(Context, Op.Rn, Index, Op.Size);
  54. Context.Emit(OpCodes.Xor);
  55. EmitVectorExtractZx(Context, Op.Rm, Index, Op.Size);
  56. if (NotRm)
  57. {
  58. Context.Emit(OpCodes.Not);
  59. }
  60. Context.Emit(OpCodes.And);
  61. EmitVectorExtractZx(Context, Op.Rd, Index, Op.Size);
  62. Context.Emit(OpCodes.Xor);
  63. EmitVectorInsert(Context, Op.Rd, Index, Op.Size);
  64. }
  65. if (Op.RegisterSize == ARegisterSize.SIMD64)
  66. {
  67. EmitVectorZeroUpper(Context, Op.Rd);
  68. }
  69. }
  70. public static void Bsl_V(AILEmitterCtx Context)
  71. {
  72. EmitVectorTernaryOpZx(Context, () =>
  73. {
  74. Context.EmitSttmp();
  75. Context.EmitLdtmp();
  76. Context.Emit(OpCodes.Xor);
  77. Context.Emit(OpCodes.And);
  78. Context.EmitLdtmp();
  79. Context.Emit(OpCodes.Xor);
  80. });
  81. }
  82. public static void Eor_V(AILEmitterCtx Context)
  83. {
  84. if (AOptimizations.UseSse2)
  85. {
  86. EmitSse2Call(Context, nameof(Sse2.Xor));
  87. }
  88. else
  89. {
  90. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Xor));
  91. }
  92. }
  93. public static void Not_V(AILEmitterCtx Context)
  94. {
  95. EmitVectorUnaryOpZx(Context, () => Context.Emit(OpCodes.Not));
  96. }
  97. public static void Orn_V(AILEmitterCtx Context)
  98. {
  99. EmitVectorBinaryOpZx(Context, () =>
  100. {
  101. Context.Emit(OpCodes.Not);
  102. Context.Emit(OpCodes.Or);
  103. });
  104. }
  105. public static void Orr_V(AILEmitterCtx Context)
  106. {
  107. if (AOptimizations.UseSse2)
  108. {
  109. EmitSse2Call(Context, nameof(Sse2.Or));
  110. }
  111. else
  112. {
  113. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Or));
  114. }
  115. }
  116. public static void Orr_Vi(AILEmitterCtx Context)
  117. {
  118. EmitVectorImmBinaryOp(Context, () => Context.Emit(OpCodes.Or));
  119. }
  120. public static void Rev64_V(AILEmitterCtx Context)
  121. {
  122. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  123. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  124. int Elems = Bytes >> Op.Size;
  125. int RevIndex = Elems - 1;
  126. for (int Index = 0; Index < (Bytes >> Op.Size); Index++)
  127. {
  128. EmitVectorExtractZx(Context, Op.Rn, RevIndex--, Op.Size);
  129. EmitVectorInsert(Context, Op.Rd, Index, Op.Size);
  130. }
  131. if (Op.RegisterSize == ARegisterSize.SIMD64)
  132. {
  133. EmitVectorZeroUpper(Context, Op.Rd);
  134. }
  135. }
  136. }
  137. }