AInstEmitSimdArithmetic.cs 24 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857
  1. using ChocolArm64.Decoder;
  2. using ChocolArm64.State;
  3. using ChocolArm64.Translation;
  4. using System;
  5. using System.Reflection;
  6. using System.Reflection.Emit;
  7. using static ChocolArm64.Instruction.AInstEmitSimdHelper;
  8. namespace ChocolArm64.Instruction
  9. {
  10. static partial class AInstEmit
  11. {
  12. public static void Add_V(AILEmitterCtx Context)
  13. {
  14. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Add));
  15. }
  16. public static void Addp_S(AILEmitterCtx Context)
  17. {
  18. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  19. EmitVectorExtractZx(Context, Op.Rn, 0, Op.Size);
  20. EmitVectorExtractZx(Context, Op.Rn, 1, Op.Size);
  21. Context.Emit(OpCodes.Add);
  22. EmitScalarSet(Context, Op.Rd, Op.Size);
  23. }
  24. public static void Addp_V(AILEmitterCtx Context)
  25. {
  26. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  27. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  28. int Elems = Bytes >> Op.Size;
  29. int Half = Elems >> 1;
  30. for (int Index = 0; Index < Elems; Index++)
  31. {
  32. int Elem = (Index & (Half - 1)) << 1;
  33. EmitVectorExtractZx(Context, Index < Half ? Op.Rn : Op.Rm, Elem + 0, Op.Size);
  34. EmitVectorExtractZx(Context, Index < Half ? Op.Rn : Op.Rm, Elem + 1, Op.Size);
  35. Context.Emit(OpCodes.Add);
  36. EmitVectorInsertTmp(Context, Index, Op.Size);
  37. }
  38. Context.EmitLdvectmp();
  39. Context.EmitStvec(Op.Rd);
  40. if (Op.RegisterSize == ARegisterSize.SIMD64)
  41. {
  42. EmitVectorZeroUpper(Context, Op.Rd);
  43. }
  44. }
  45. public static void Addv_V(AILEmitterCtx Context)
  46. {
  47. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  48. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  49. EmitVectorExtractZx(Context, Op.Rn, 0, Op.Size);
  50. for (int Index = 1; Index < (Bytes >> Op.Size); Index++)
  51. {
  52. EmitVectorExtractZx(Context, Op.Rn, Index, Op.Size);
  53. Context.Emit(OpCodes.Add);
  54. }
  55. EmitScalarSet(Context, Op.Rd, Op.Size);
  56. }
  57. public static void Cnt_V(AILEmitterCtx Context)
  58. {
  59. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  60. int Elems = Op.RegisterSize == ARegisterSize.SIMD128 ? 16 : 8;
  61. for (int Index = 0; Index < Elems; Index++)
  62. {
  63. EmitVectorExtractZx(Context, Op.Rn, Index, 0);
  64. Context.Emit(OpCodes.Conv_U1);
  65. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.CountSetBits8));
  66. Context.Emit(OpCodes.Conv_U8);
  67. EmitVectorInsert(Context, Op.Rd, Index, 0);
  68. }
  69. if (Op.RegisterSize == ARegisterSize.SIMD64)
  70. {
  71. EmitVectorZeroUpper(Context, Op.Rd);
  72. }
  73. }
  74. public static void Fabd_S(AILEmitterCtx Context)
  75. {
  76. EmitScalarBinaryOpF(Context, () =>
  77. {
  78. Context.Emit(OpCodes.Sub);
  79. EmitUnaryMathCall(Context, nameof(Math.Abs));
  80. });
  81. }
  82. public static void Fabs_S(AILEmitterCtx Context)
  83. {
  84. EmitScalarUnaryOpF(Context, () =>
  85. {
  86. EmitUnaryMathCall(Context, nameof(Math.Abs));
  87. });
  88. }
  89. public static void Fadd_S(AILEmitterCtx Context)
  90. {
  91. EmitScalarBinaryOpF(Context, () => Context.Emit(OpCodes.Add));
  92. }
  93. public static void Fadd_V(AILEmitterCtx Context)
  94. {
  95. EmitVectorBinaryOpF(Context, () => Context.Emit(OpCodes.Add));
  96. }
  97. public static void Faddp_V(AILEmitterCtx Context)
  98. {
  99. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  100. int SizeF = Op.Size & 1;
  101. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  102. int Elems = Bytes >> SizeF + 2;
  103. int Half = Elems >> 1;
  104. for (int Index = 0; Index < Elems; Index++)
  105. {
  106. int Elem = (Index & (Half - 1)) << 1;
  107. EmitVectorExtractF(Context, Index < Half ? Op.Rn : Op.Rm, Elem + 0, SizeF);
  108. EmitVectorExtractF(Context, Index < Half ? Op.Rn : Op.Rm, Elem + 1, SizeF);
  109. Context.Emit(OpCodes.Add);
  110. EmitVectorInsertTmpF(Context, Index, SizeF);
  111. }
  112. Context.EmitLdvectmp();
  113. Context.EmitStvec(Op.Rd);
  114. if (Op.RegisterSize == ARegisterSize.SIMD64)
  115. {
  116. EmitVectorZeroUpper(Context, Op.Rd);
  117. }
  118. }
  119. public static void Fdiv_S(AILEmitterCtx Context)
  120. {
  121. EmitScalarBinaryOpF(Context, () => Context.Emit(OpCodes.Div));
  122. }
  123. public static void Fdiv_V(AILEmitterCtx Context)
  124. {
  125. EmitVectorBinaryOpF(Context, () => Context.Emit(OpCodes.Div));
  126. }
  127. public static void Fmadd_S(AILEmitterCtx Context)
  128. {
  129. EmitScalarTernaryRaOpF(Context, () =>
  130. {
  131. Context.Emit(OpCodes.Mul);
  132. Context.Emit(OpCodes.Add);
  133. });
  134. }
  135. public static void Fmax_S(AILEmitterCtx Context)
  136. {
  137. EmitScalarBinaryOpF(Context, () =>
  138. {
  139. EmitBinaryMathCall(Context, nameof(Math.Max));
  140. });
  141. }
  142. public static void Fmin_S(AILEmitterCtx Context)
  143. {
  144. EmitScalarBinaryOpF(Context, () =>
  145. {
  146. EmitBinaryMathCall(Context, nameof(Math.Min));
  147. });
  148. }
  149. public static void Fmaxnm_S(AILEmitterCtx Context)
  150. {
  151. Fmax_S(Context);
  152. }
  153. public static void Fminnm_S(AILEmitterCtx Context)
  154. {
  155. Fmin_S(Context);
  156. }
  157. public static void Fmla_V(AILEmitterCtx Context)
  158. {
  159. EmitVectorTernaryOpF(Context, () =>
  160. {
  161. Context.Emit(OpCodes.Mul);
  162. Context.Emit(OpCodes.Add);
  163. });
  164. }
  165. public static void Fmla_Ve(AILEmitterCtx Context)
  166. {
  167. EmitVectorTernaryOpByElemF(Context, () =>
  168. {
  169. Context.Emit(OpCodes.Mul);
  170. Context.Emit(OpCodes.Add);
  171. });
  172. }
  173. public static void Fmls_V(AILEmitterCtx Context)
  174. {
  175. EmitVectorTernaryOpF(Context, () =>
  176. {
  177. Context.Emit(OpCodes.Mul);
  178. Context.Emit(OpCodes.Sub);
  179. });
  180. }
  181. public static void Fmls_Ve(AILEmitterCtx Context)
  182. {
  183. EmitVectorTernaryOpByElemF(Context, () =>
  184. {
  185. Context.Emit(OpCodes.Mul);
  186. Context.Emit(OpCodes.Sub);
  187. });
  188. }
  189. public static void Fmsub_S(AILEmitterCtx Context)
  190. {
  191. EmitScalarTernaryRaOpF(Context, () =>
  192. {
  193. Context.Emit(OpCodes.Mul);
  194. Context.Emit(OpCodes.Sub);
  195. });
  196. }
  197. public static void Fmul_S(AILEmitterCtx Context)
  198. {
  199. EmitScalarBinaryOpF(Context, () => Context.Emit(OpCodes.Mul));
  200. }
  201. public static void Fmul_Se(AILEmitterCtx Context)
  202. {
  203. EmitScalarBinaryOpByElemF(Context, () => Context.Emit(OpCodes.Mul));
  204. }
  205. public static void Fmul_V(AILEmitterCtx Context)
  206. {
  207. EmitVectorBinaryOpF(Context, () => Context.Emit(OpCodes.Mul));
  208. }
  209. public static void Fmul_Ve(AILEmitterCtx Context)
  210. {
  211. EmitVectorBinaryOpByElemF(Context, () => Context.Emit(OpCodes.Mul));
  212. }
  213. public static void Fneg_S(AILEmitterCtx Context)
  214. {
  215. EmitScalarUnaryOpF(Context, () => Context.Emit(OpCodes.Neg));
  216. }
  217. public static void Fneg_V(AILEmitterCtx Context)
  218. {
  219. EmitVectorUnaryOpF(Context, () => Context.Emit(OpCodes.Neg));
  220. }
  221. public static void Fnmadd_S(AILEmitterCtx Context)
  222. {
  223. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  224. int SizeF = Op.Size & 1;
  225. EmitVectorExtractF(Context, Op.Rn, 0, SizeF);
  226. Context.Emit(OpCodes.Neg);
  227. EmitVectorExtractF(Context, Op.Rm, 0, SizeF);
  228. Context.Emit(OpCodes.Mul);
  229. EmitVectorExtractF(Context, Op.Ra, 0, SizeF);
  230. Context.Emit(OpCodes.Sub);
  231. EmitScalarSetF(Context, Op.Rd, SizeF);
  232. }
  233. public static void Fnmsub_S(AILEmitterCtx Context)
  234. {
  235. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  236. int SizeF = Op.Size & 1;
  237. EmitVectorExtractF(Context, Op.Rn, 0, SizeF);
  238. EmitVectorExtractF(Context, Op.Rm, 0, SizeF);
  239. Context.Emit(OpCodes.Mul);
  240. EmitVectorExtractF(Context, Op.Ra, 0, SizeF);
  241. Context.Emit(OpCodes.Sub);
  242. EmitScalarSetF(Context, Op.Rd, SizeF);
  243. }
  244. public static void Fnmul_S(AILEmitterCtx Context)
  245. {
  246. EmitScalarBinaryOpF(Context, () =>
  247. {
  248. Context.Emit(OpCodes.Mul);
  249. Context.Emit(OpCodes.Neg);
  250. });
  251. }
  252. public static void Frecpe_S(AILEmitterCtx Context)
  253. {
  254. EmitFrecpe(Context, 0, Scalar: true);
  255. }
  256. public static void Frecpe_V(AILEmitterCtx Context)
  257. {
  258. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  259. int SizeF = Op.Size & 1;
  260. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  261. for (int Index = 0; Index < Bytes >> SizeF + 2; Index++)
  262. {
  263. EmitFrecpe(Context, Index, Scalar: false);
  264. }
  265. if (Op.RegisterSize == ARegisterSize.SIMD64)
  266. {
  267. EmitVectorZeroUpper(Context, Op.Rd);
  268. }
  269. }
  270. private static void EmitFrecpe(AILEmitterCtx Context, int Index, bool Scalar)
  271. {
  272. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  273. int SizeF = Op.Size & 1;
  274. if (SizeF == 0)
  275. {
  276. Context.EmitLdc_R4(1);
  277. }
  278. else /* if (SizeF == 1) */
  279. {
  280. Context.EmitLdc_R8(1);
  281. }
  282. EmitVectorExtractF(Context, Op.Rn, Index, SizeF);
  283. Context.Emit(OpCodes.Div);
  284. if (Scalar)
  285. {
  286. EmitVectorZeroAll(Context, Op.Rd);
  287. }
  288. EmitVectorInsertF(Context, Op.Rd, Index, SizeF);
  289. }
  290. public static void Frecps_S(AILEmitterCtx Context)
  291. {
  292. EmitFrecps(Context, 0, Scalar: true);
  293. }
  294. public static void Frecps_V(AILEmitterCtx Context)
  295. {
  296. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  297. int SizeF = Op.Size & 1;
  298. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  299. for (int Index = 0; Index < Bytes >> SizeF + 2; Index++)
  300. {
  301. EmitFrecps(Context, Index, Scalar: false);
  302. }
  303. if (Op.RegisterSize == ARegisterSize.SIMD64)
  304. {
  305. EmitVectorZeroUpper(Context, Op.Rd);
  306. }
  307. }
  308. private static void EmitFrecps(AILEmitterCtx Context, int Index, bool Scalar)
  309. {
  310. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  311. int SizeF = Op.Size & 1;
  312. if (SizeF == 0)
  313. {
  314. Context.EmitLdc_R4(2);
  315. }
  316. else /* if (SizeF == 1) */
  317. {
  318. Context.EmitLdc_R8(2);
  319. }
  320. EmitVectorExtractF(Context, Op.Rn, Index, SizeF);
  321. EmitVectorExtractF(Context, Op.Rm, Index, SizeF);
  322. Context.Emit(OpCodes.Mul);
  323. Context.Emit(OpCodes.Sub);
  324. if (Scalar)
  325. {
  326. EmitVectorZeroAll(Context, Op.Rd);
  327. }
  328. EmitVectorInsertF(Context, Op.Rd, Index, SizeF);
  329. }
  330. public static void Frinta_S(AILEmitterCtx Context)
  331. {
  332. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  333. EmitVectorExtractF(Context, Op.Rn, 0, Op.Size);
  334. EmitRoundMathCall(Context, MidpointRounding.AwayFromZero);
  335. EmitScalarSetF(Context, Op.Rd, Op.Size);
  336. }
  337. public static void Frinta_V(AILEmitterCtx Context)
  338. {
  339. EmitVectorUnaryOpF(Context, () =>
  340. {
  341. EmitRoundMathCall(Context, MidpointRounding.AwayFromZero);
  342. });
  343. }
  344. public static void Frinti_S(AILEmitterCtx Context)
  345. {
  346. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  347. EmitScalarUnaryOpF(Context, () =>
  348. {
  349. Context.EmitLdarg(ATranslatedSub.StateArgIdx);
  350. Context.EmitCallPropGet(typeof(AThreadState), nameof(AThreadState.Fpcr));
  351. if (Op.Size == 0)
  352. {
  353. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.RoundF));
  354. }
  355. else if (Op.Size == 1)
  356. {
  357. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.Round));
  358. }
  359. else
  360. {
  361. throw new InvalidOperationException();
  362. }
  363. });
  364. }
  365. public static void Frinti_V(AILEmitterCtx Context)
  366. {
  367. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  368. EmitVectorUnaryOpF(Context, () =>
  369. {
  370. Context.EmitLdarg(ATranslatedSub.StateArgIdx);
  371. Context.EmitCallPropGet(typeof(AThreadState), nameof(AThreadState.Fpcr));
  372. if (Op.Size == 2)
  373. {
  374. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.RoundF));
  375. }
  376. else if (Op.Size == 3)
  377. {
  378. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.Round));
  379. }
  380. else
  381. {
  382. throw new InvalidOperationException();
  383. }
  384. });
  385. }
  386. public static void Frintm_S(AILEmitterCtx Context)
  387. {
  388. EmitScalarUnaryOpF(Context, () =>
  389. {
  390. EmitUnaryMathCall(Context, nameof(Math.Floor));
  391. });
  392. }
  393. public static void Frintm_V(AILEmitterCtx Context)
  394. {
  395. EmitVectorUnaryOpF(Context, () =>
  396. {
  397. EmitUnaryMathCall(Context, nameof(Math.Floor));
  398. });
  399. }
  400. public static void Frintn_S(AILEmitterCtx Context)
  401. {
  402. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  403. EmitVectorExtractF(Context, Op.Rn, 0, Op.Size);
  404. EmitRoundMathCall(Context, MidpointRounding.ToEven);
  405. EmitScalarSetF(Context, Op.Rd, Op.Size);
  406. }
  407. public static void Frintn_V(AILEmitterCtx Context)
  408. {
  409. EmitVectorUnaryOpF(Context, () =>
  410. {
  411. EmitRoundMathCall(Context, MidpointRounding.ToEven);
  412. });
  413. }
  414. public static void Frintp_S(AILEmitterCtx Context)
  415. {
  416. EmitScalarUnaryOpF(Context, () =>
  417. {
  418. EmitUnaryMathCall(Context, nameof(Math.Ceiling));
  419. });
  420. }
  421. public static void Frintp_V(AILEmitterCtx Context)
  422. {
  423. EmitVectorUnaryOpF(Context, () =>
  424. {
  425. EmitUnaryMathCall(Context, nameof(Math.Ceiling));
  426. });
  427. }
  428. public static void Frintx_S(AILEmitterCtx Context)
  429. {
  430. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  431. EmitScalarUnaryOpF(Context, () =>
  432. {
  433. Context.EmitLdarg(ATranslatedSub.StateArgIdx);
  434. Context.EmitCallPropGet(typeof(AThreadState), nameof(AThreadState.Fpcr));
  435. if (Op.Size == 0)
  436. {
  437. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.RoundF));
  438. }
  439. else if (Op.Size == 1)
  440. {
  441. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.Round));
  442. }
  443. else
  444. {
  445. throw new InvalidOperationException();
  446. }
  447. });
  448. }
  449. public static void Frintx_V(AILEmitterCtx Context)
  450. {
  451. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  452. EmitVectorUnaryOpF(Context, () =>
  453. {
  454. Context.EmitLdarg(ATranslatedSub.StateArgIdx);
  455. Context.EmitCallPropGet(typeof(AThreadState), nameof(AThreadState.Fpcr));
  456. if (Op.Size == 0)
  457. {
  458. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.RoundF));
  459. }
  460. else if (Op.Size == 1)
  461. {
  462. ASoftFallback.EmitCall(Context, nameof(ASoftFallback.Round));
  463. }
  464. else
  465. {
  466. throw new InvalidOperationException();
  467. }
  468. });
  469. }
  470. public static void Frsqrte_S(AILEmitterCtx Context)
  471. {
  472. EmitScalarUnaryOpF(Context, () =>
  473. {
  474. EmitUnarySoftFloatCall(Context, nameof(ASoftFloat.InvSqrtEstimate));
  475. });
  476. }
  477. public static void Frsqrte_V(AILEmitterCtx Context)
  478. {
  479. EmitVectorUnaryOpF(Context, () =>
  480. {
  481. EmitUnarySoftFloatCall(Context, nameof(ASoftFloat.InvSqrtEstimate));
  482. });
  483. }
  484. public static void Frsqrts_S(AILEmitterCtx Context)
  485. {
  486. EmitFrsqrts(Context, 0, Scalar: true);
  487. }
  488. public static void Frsqrts_V(AILEmitterCtx Context)
  489. {
  490. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  491. int SizeF = Op.Size & 1;
  492. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  493. for (int Index = 0; Index < Bytes >> SizeF + 2; Index++)
  494. {
  495. EmitFrsqrts(Context, Index, Scalar: false);
  496. }
  497. if (Op.RegisterSize == ARegisterSize.SIMD64)
  498. {
  499. EmitVectorZeroUpper(Context, Op.Rd);
  500. }
  501. }
  502. private static void EmitFrsqrts(AILEmitterCtx Context, int Index, bool Scalar)
  503. {
  504. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  505. int SizeF = Op.Size & 1;
  506. if (SizeF == 0)
  507. {
  508. Context.EmitLdc_R4(3);
  509. }
  510. else /* if (SizeF == 1) */
  511. {
  512. Context.EmitLdc_R8(3);
  513. }
  514. EmitVectorExtractF(Context, Op.Rn, Index, SizeF);
  515. EmitVectorExtractF(Context, Op.Rm, Index, SizeF);
  516. Context.Emit(OpCodes.Mul);
  517. Context.Emit(OpCodes.Sub);
  518. if (SizeF == 0)
  519. {
  520. Context.EmitLdc_R4(0.5f);
  521. }
  522. else /* if (SizeF == 1) */
  523. {
  524. Context.EmitLdc_R8(0.5);
  525. }
  526. Context.Emit(OpCodes.Mul);
  527. if (Scalar)
  528. {
  529. EmitVectorZeroAll(Context, Op.Rd);
  530. }
  531. EmitVectorInsertF(Context, Op.Rd, Index, SizeF);
  532. }
  533. public static void Fsqrt_S(AILEmitterCtx Context)
  534. {
  535. EmitScalarUnaryOpF(Context, () =>
  536. {
  537. EmitUnaryMathCall(Context, nameof(Math.Sqrt));
  538. });
  539. }
  540. public static void Fsub_S(AILEmitterCtx Context)
  541. {
  542. EmitScalarBinaryOpF(Context, () => Context.Emit(OpCodes.Sub));
  543. }
  544. public static void Fsub_V(AILEmitterCtx Context)
  545. {
  546. EmitVectorBinaryOpF(Context, () => Context.Emit(OpCodes.Sub));
  547. }
  548. public static void Mla_V(AILEmitterCtx Context)
  549. {
  550. EmitVectorTernaryOpZx(Context, () =>
  551. {
  552. Context.Emit(OpCodes.Mul);
  553. Context.Emit(OpCodes.Add);
  554. });
  555. }
  556. public static void Mla_Ve(AILEmitterCtx Context)
  557. {
  558. EmitVectorTernaryOpByElemZx(Context, () =>
  559. {
  560. Context.Emit(OpCodes.Mul);
  561. Context.Emit(OpCodes.Add);
  562. });
  563. }
  564. public static void Mls_V(AILEmitterCtx Context)
  565. {
  566. EmitVectorTernaryOpZx(Context, () =>
  567. {
  568. Context.Emit(OpCodes.Mul);
  569. Context.Emit(OpCodes.Sub);
  570. });
  571. }
  572. public static void Mul_V(AILEmitterCtx Context)
  573. {
  574. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Mul));
  575. }
  576. public static void Mul_Ve(AILEmitterCtx Context)
  577. {
  578. EmitVectorBinaryOpByElemZx(Context, () => Context.Emit(OpCodes.Mul));
  579. }
  580. public static void Neg_V(AILEmitterCtx Context)
  581. {
  582. EmitVectorUnaryOpSx(Context, () => Context.Emit(OpCodes.Neg));
  583. }
  584. public static void Saddw_V(AILEmitterCtx Context)
  585. {
  586. EmitVectorWidenRmBinaryOpSx(Context, () => Context.Emit(OpCodes.Add));
  587. }
  588. public static void Smax_V(AILEmitterCtx Context)
  589. {
  590. Type[] Types = new Type[] { typeof(long), typeof(long) };
  591. MethodInfo MthdInfo = typeof(Math).GetMethod(nameof(Math.Max), Types);
  592. EmitVectorBinaryOpSx(Context, () => Context.EmitCall(MthdInfo));
  593. }
  594. public static void Smin_V(AILEmitterCtx Context)
  595. {
  596. Type[] Types = new Type[] { typeof(long), typeof(long) };
  597. MethodInfo MthdInfo = typeof(Math).GetMethod(nameof(Math.Min), Types);
  598. EmitVectorBinaryOpSx(Context, () => Context.EmitCall(MthdInfo));
  599. }
  600. public static void Smlal_V(AILEmitterCtx Context)
  601. {
  602. EmitVectorWidenRnRmTernaryOpSx(Context, () =>
  603. {
  604. Context.Emit(OpCodes.Mul);
  605. Context.Emit(OpCodes.Add);
  606. });
  607. }
  608. public static void Smull_V(AILEmitterCtx Context)
  609. {
  610. EmitVectorWidenRnRmBinaryOpSx(Context, () => Context.Emit(OpCodes.Mul));
  611. }
  612. public static void Sub_S(AILEmitterCtx Context)
  613. {
  614. EmitScalarBinaryOpZx(Context, () => Context.Emit(OpCodes.Sub));
  615. }
  616. public static void Sub_V(AILEmitterCtx Context)
  617. {
  618. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Sub));
  619. }
  620. public static void Uabd_V(AILEmitterCtx Context)
  621. {
  622. EmitVectorBinaryOpZx(Context, () => EmitAbd(Context));
  623. }
  624. public static void Uabdl_V(AILEmitterCtx Context)
  625. {
  626. EmitVectorWidenRnRmBinaryOpZx(Context, () => EmitAbd(Context));
  627. }
  628. private static void EmitAbd(AILEmitterCtx Context)
  629. {
  630. Context.Emit(OpCodes.Sub);
  631. Type[] Types = new Type[] { typeof(long) };
  632. Context.EmitCall(typeof(Math).GetMethod(nameof(Math.Abs), Types));
  633. }
  634. public static void Uaddl_V(AILEmitterCtx Context)
  635. {
  636. EmitVectorWidenRnRmBinaryOpZx(Context, () => Context.Emit(OpCodes.Add));
  637. }
  638. public static void Uaddlv_V(AILEmitterCtx Context)
  639. {
  640. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  641. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  642. EmitVectorExtractZx(Context, Op.Rn, 0, Op.Size);
  643. for (int Index = 1; Index < (Bytes >> Op.Size); Index++)
  644. {
  645. EmitVectorExtractZx(Context, Op.Rn, Index, Op.Size);
  646. Context.Emit(OpCodes.Add);
  647. }
  648. EmitScalarSet(Context, Op.Rd, Op.Size + 1);
  649. }
  650. public static void Uaddw_V(AILEmitterCtx Context)
  651. {
  652. EmitVectorWidenRmBinaryOpZx(Context, () => Context.Emit(OpCodes.Add));
  653. }
  654. public static void Uhadd_V(AILEmitterCtx Context)
  655. {
  656. EmitVectorBinaryOpZx(Context, () =>
  657. {
  658. Context.Emit(OpCodes.Add);
  659. Context.EmitLdc_I4(1);
  660. Context.Emit(OpCodes.Shr_Un);
  661. });
  662. }
  663. public static void Umull_V(AILEmitterCtx Context)
  664. {
  665. EmitVectorWidenRnRmBinaryOpZx(Context, () => Context.Emit(OpCodes.Mul));
  666. }
  667. }
  668. }