LDj3SNuD 5af8ce7c38 A64: Add fast path for Fcvtas_Gp/S/V, Fcvtau_Gp/S/V and Frinta_S/V in… (#3712) před 3 roky
..
Aarch32Mode.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
ExceptionCallback.cs 0c87bf9ea4 Refactor CPU interface to allow the implementation of other CPU emulators (#3362) před 3 roky
ExecutionContext.cs 814f75142e Fpsr and Fpcr freed. (#3701) před 3 roky
ExecutionMode.cs dc0adb533d PPTC & Pool Enhancements. (#1968) před 5 roky
FPCR.cs 814f75142e Fpsr and Fpcr freed. (#3701) před 3 roky
FPException.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
FPRoundingMode.cs 5af8ce7c38 A64: Add fast path for Fcvtas_Gp/S/V, Fcvtau_Gp/S/V and Frinta_S/V in… (#3712) před 3 roky
FPSCR.cs 814f75142e Fpsr and Fpcr freed. (#3701) před 3 roky
FPSR.cs 814f75142e Fpsr and Fpcr freed. (#3701) před 3 roky
FPState.cs 814f75142e Fpsr and Fpcr freed. (#3701) před 3 roky
FPType.cs a731ab3a2a Add a new JIT compiler for CPU code (#693) před 6 roky
ICounter.cs 0c87bf9ea4 Refactor CPU interface to allow the implementation of other CPU emulators (#3362) před 3 roky
NativeContext.cs 814f75142e Fpsr and Fpcr freed. (#3701) před 3 roky
PState.cs 8e119a1e96 Implement PLD and SUB (imm16) on T32, plus UADD8, SADD8, USUB8 and SSUB8 on both A32 and T32 (#3693) před 3 roky
RegisterAlias.cs b1b6f294f2 Add most of the A32 instruction set to ARMeilleure (#897) před 6 roky
RegisterConsts.cs b1b6f294f2 Add most of the A32 instruction set to ARMeilleure (#897) před 6 roky
V128.cs 430ba6da65 CPU (A64): Add Pmull_V Inst. with Clmul fast path for the "1/2D -> 1Q" variant & Sse fast path and slow path for both the "8/16B -> 8H" and "1/2D -> 1Q" variants; with Test. (#1817) před 5 roky