AInstEmitSimdLogical.cs 3.4 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124
  1. using ChocolArm64.Decoder;
  2. using ChocolArm64.State;
  3. using ChocolArm64.Translation;
  4. using System.Reflection.Emit;
  5. using static ChocolArm64.Instruction.AInstEmitSimdHelper;
  6. namespace ChocolArm64.Instruction
  7. {
  8. static partial class AInstEmit
  9. {
  10. public static void And_V(AILEmitterCtx Context)
  11. {
  12. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.And));
  13. }
  14. public static void Bic_V(AILEmitterCtx Context)
  15. {
  16. EmitVectorBinaryOpZx(Context, () =>
  17. {
  18. Context.Emit(OpCodes.Not);
  19. Context.Emit(OpCodes.And);
  20. });
  21. }
  22. public static void Bic_Vi(AILEmitterCtx Context)
  23. {
  24. EmitVectorImmBinaryOp(Context, () =>
  25. {
  26. Context.Emit(OpCodes.Not);
  27. Context.Emit(OpCodes.And);
  28. });
  29. }
  30. public static void Bif_V(AILEmitterCtx Context)
  31. {
  32. AOpCodeSimdReg Op = (AOpCodeSimdReg)Context.CurrOp;
  33. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  34. for (int Index = 0; Index < (Bytes >> Op.Size); Index++)
  35. {
  36. EmitVectorExtractZx(Context, Op.Rd, Index, Op.Size);
  37. EmitVectorExtractZx(Context, Op.Rn, Index, Op.Size);
  38. Context.Emit(OpCodes.Xor);
  39. EmitVectorExtractZx(Context, Op.Rm, Index, Op.Size);
  40. Context.Emit(OpCodes.And);
  41. EmitVectorExtractZx(Context, Op.Rd, Index, Op.Size);
  42. Context.Emit(OpCodes.Xor);
  43. EmitVectorInsert(Context, Op.Rd, Index, Op.Size);
  44. }
  45. if (Op.RegisterSize == ARegisterSize.SIMD64)
  46. {
  47. EmitVectorZeroUpper(Context, Op.Rd);
  48. }
  49. }
  50. public static void Bsl_V(AILEmitterCtx Context)
  51. {
  52. EmitVectorTernaryOpZx(Context, () =>
  53. {
  54. Context.EmitSttmp();
  55. Context.EmitLdtmp();
  56. Context.Emit(OpCodes.Xor);
  57. Context.Emit(OpCodes.And);
  58. Context.EmitLdtmp();
  59. Context.Emit(OpCodes.Xor);
  60. });
  61. }
  62. public static void Eor_V(AILEmitterCtx Context)
  63. {
  64. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Xor));
  65. }
  66. public static void Not_V(AILEmitterCtx Context)
  67. {
  68. EmitVectorUnaryOpZx(Context, () => Context.Emit(OpCodes.Not));
  69. }
  70. public static void Orr_V(AILEmitterCtx Context)
  71. {
  72. EmitVectorBinaryOpZx(Context, () => Context.Emit(OpCodes.Or));
  73. }
  74. public static void Orr_Vi(AILEmitterCtx Context)
  75. {
  76. EmitVectorImmBinaryOp(Context, () => Context.Emit(OpCodes.Or));
  77. }
  78. public static void Rev64_V(AILEmitterCtx Context)
  79. {
  80. AOpCodeSimd Op = (AOpCodeSimd)Context.CurrOp;
  81. int Bytes = Context.CurrOp.GetBitsCount() >> 3;
  82. int Elems = Bytes >> Op.Size;
  83. int RevIndex = Elems - 1;
  84. for (int Index = 0; Index < (Bytes >> Op.Size); Index++)
  85. {
  86. EmitVectorExtractZx(Context, Op.Rn, RevIndex--, Op.Size);
  87. EmitVectorInsert(Context, Op.Rd, Index, Op.Size);
  88. }
  89. if (Op.RegisterSize == ARegisterSize.SIMD64)
  90. {
  91. EmitVectorZeroUpper(Context, Op.Rd);
  92. }
  93. }
  94. }
  95. }